## ΕΘΝΙΚΟ ΜΕΤΣΟΒΙΟ ΠΟΛΥΤΕΧΝΕΙΟ

# Σ.Η.Μ.Μ.Υ. ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ VLSI

## 2η Εργαστηριακή Ασκηση

Ομάδα: Β13

## Στοιχεία φοιτητών:

Γκανάς Γεώργιος ( **031 16 095** ) Περδικούρης Ορφέας ( **031 15 081** ) Αϊβασιλιώτης Παναγιώτης ( **031 16 176** )

## Ζήτημα 1: Ημιαθροιστής

Ακολουθεί υλοποίηση σε VHDL ημιαθροιστή σε περιγραφή ροής δεδομένων.

### Κώδικας

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;

entity half_adder is
    Port (inputA : in STD_LOGIC;
        inputB : in STD_LOGIC;
        outputS : out STD_LOGIC;
        outputC : out STD_LOGIC);
end half_adder;

architecture HA_dataflow of half_adder is

begin
    outputS <= inputA xor inputB;
    outputC <= inputA and inputB;
end HA_dataflow;</pre>
```

## Διάγραμμα



## Προσομοίωση

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity half adder tb is
end half adder tb;
architecture Behavioral of half adder tb is
    component half adder is
        port(
        inputA : in STD LOGIC;
        inputB : in STD LOGIC;
        outputS : out STD LOGIC;
        outputC : out STD LOGIC
        );
    end component;
    signal inputA : STD LOGIC;
    signal inputB : STD LOGIC;
    signal outputS : STD LOGIC;
    signal outputC : STD LOGIC;
    constant TIME DELAY : time := 5 ns;
begin
    uut : half adder
     port map(
        inputA,
        inputB,
        outputS,
        outputC
     );
    stimulus : process
    begin
        inputA <= '0';
        inputB <= '0';
        wait for TIME DELAY;
        inputA <= '1';
        wait for TIME DELAY;
        inputB <= '1';
        wait for TIME DELAY;
        inputA <= '0';
        wait for TIME DELAY;
        inputB <= '0';
        wait;
    end process;
end Behavioral;
```



## Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος είναι το μονοπάτι inputA – outputS, με συνολική καθυστέρηση 4.641 ns.

## Κατανάλωση Πόρων

| Resource   | Utilization | Available | Utilization |
|------------|-------------|-----------|-------------|
| Slice LUTs | 1           | 17600     | 0.01        |
| 10         | 4           | 102       | 3.92        |

#### Ζήτημα 2: Πλήρης Αθροιστής

Για το ζήτημα αυτό υλοποιήθηκαν πλήρεις αθροιστές με τέσσερις διαφορετικούς τρόπους: a) συνδυαστικό και ακολουθιακό κύκλωμα με περιγραφή δομής και b) συνδυαστικό και ακολουθιακό κύκλωμα με περιγραφή συμπεριφοράς.

Συνδυαστικός Πλήρης Αθροιστής (Structural)

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity full adder comb struct is
    Port (inputA : in STD LOGIC;
          inputB : in STD LOGIC;
          Cin : in STD LOGIC;
          Cout : out STD LOGIC;
          outputS : out STD LOGIC);
end full adder comb struct;
architecture FA structural of full adder comb struct is
component half adder is
    port(
     inputA : in STD LOGIC;
     inputB : in STD LOGIC;
     outputS : out STD LOGIC;
     outputC : out STD LOGIC
    );
end component;
    signal outS1 : STD LOGIC;
    signal outC1 : STD LOGIC;
    signal outC2 : STD LOGIC;
begin
```

```
HA1 : half adder
     port map (
        inputA,
        inputB,
        outS1,
        outC1
     );
    HA2 : half adder
     port map (
        Cin,
        outS1,
        outputS,
        outC2
     );
     Cout <= outC1 or outC2;
end FA structural;
```



## Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος είναι το μονοπάτι Cin – outputS, με συνολική καθυστέρηση 4.643 ns.

## Κατανάλωση πόρων

| Resource   | Utilization | Available | Utilization |
|------------|-------------|-----------|-------------|
| Slice LUTs | 1           | 17600     | 0.01        |
| 10         | 5           | 102       | 4.90        |

## Ακολουθιακός Πλήρης Αθροιστής (Structural)

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity full_adder_seq_struct is
    Port (clk : STD LOGIC;
```

```
rst : STD LOGIC;
          inputA : in STD LOGIC;
          inputB : in STD LOGIC;
                 : in STD LOGIC;
          Cout : out STD_LOGIC;
          outputS : out STD LOGIC);
end full adder seq struct;
architecture FA structural of full adder seq struct is
component half adder is
    port(
     inputA : in STD LOGIC;
     inputB : in STD LOGIC;
     outputS : out STD LOGIC;
     outputC : out STD LOGIC
end component;
    signal outS1 : STD LOGIC;
    signal outC1 : STD LOGIC;
    signal outC2 : STD LOGIC;
    signal sum : STD LOGIC;
    signal inA : STD LOGIC;
    signal inB : STD_LOGIC;
    signal inC : STD LOGIC;
begin
    HA1 : half adder
     port map (
        inA,
        inB,
        outS1,
        outC1
     );
    HA2 : half adder
     port map (
        inC,
        outS1,
        sum,
        outC2
     );
     process(clk)
     begin
     if rising edge(clk) then
        if rst='1' then
            inA <= '0';
            inB <= '0';
            inC <= '0';
        else
            inA <= inputA;</pre>
            inB <= inputB;</pre>
            inC <= Cin;</pre>
        end if;
```

```
end if;
end process;
Cout <= outC1 or outC2;
outputS <= sum;
end FA_structural;</pre>
```



### Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος είναι το μονοπάτι  $inB_reg/C$  – outputS, με συνολική καθυστέρηση 4.166 ns.

## Κατανάλωση πόρων

| Resource        | Utilization | Available | Utilization |
|-----------------|-------------|-----------|-------------|
| Slice LUTs      | 3           | 17600     | 0.02        |
| Slice Registers | 3           | 35200     | 0.01        |
| 10              | 7           | 102       | 6.86        |
| Clocking        | 1           | 32        | 3.12        |

#### Συνδυαστικός Πλήρης Αθροιστής (Behavioral)

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;

entity full_adder_comb_behav is
    Port (inputA : in STD_LOGIC;
        inputB : in STD_LOGIC;
        Cin : in STD_LOGIC;
        Cout : out STD_LOGIC;
        outputS : out STD_LOGIC);
end full_adder_comb_behav;

architecture FA_behavioral of full_adder_comb_behav is
```

```
signal sum : STD_LOGIC_VECTOR(1 downto 0) := (others => '0');
signal vect1 : STD_LOGIC_VECTOR(0 downto 0);
signal vect2 : STD_LOGIC_VECTOR(0 downto 0);
signal vect3 : STD_LOGIC_VECTOR(0 downto 0);

begin
    vect1 <= (0 => inputA);
    vect2 <= (0 => inputB);
    vect3 <= (0 => Cin);
    process(vect1, vect2, vect3)
    begin
        sum <= ('0' & vect1) + ('0'& vect2) + ('0' & vect3);

    end process;
    outputS <= sum(0);
    Cout <= sum(1);
end FA behavioral;</pre>
```



#### Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος είναι το μονοπάτι inputA – outputS, με συνολική καθυστέρηση 4.643 ns.

#### Κατανάλωση πόρων

| Resource   | Utilization | Available | Utilization |
|------------|-------------|-----------|-------------|
| Slice LUTs | 1           | 17600     | 0.01        |
| 10         | 5           | 102       | 4.90        |

## Ακολουθιακός Πλήρης Αθροιστής (Behavioral)

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
```

```
entity full adder seq behav is
    Port (clk : STD LOGIC;
          rst : STD LOGIC;
          inputA : in STD LOGIC;
          inputB : in STD LOGIC;
                : in STD LOGIC;
          Cin
          Cout : out STD_LOGIC;
          outputS : out STD LOGIC);
end full adder seq behav;
architecture FA behavioral of full adder seq behav is
    signal sum : STD LOGIC VECTOR(1 downto 0);
    signal vect1 : STD LOGIC VECTOR(0 downto 0);
    signal vect2 : STD LOGIC VECTOR(0 downto 0);
    signal vect3 : STD LOGIC VECTOR(0 downto 0);
    signal inA : STD LOGIC;
    signal inB : STD LOGIC;
    signal inC : STD LOGIC;
begin
    process(clk)
    begin
        if clk'event and clk='1' then
            if rst ='1' then
                 inA <= '0';
                 inB <= '0';
                 inC <= '0';
            else
                 inA <= inputA;</pre>
                 inB <= inputB;</pre>
                 inC <= Cin;</pre>
            end if;
        end if;
    end process;
    vect1 \ll (0 \Rightarrow inA);
    vect2 \ll (0 \Rightarrow inB);
    vect3 <= (0 => inC);
    sum <= ('0' & vect1) + ('0'& vect2) + ('0' & vect3);
    outputS <= sum(0);
    Cout \leq sum(1);
end FA behavioral;
```



## Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος είναι το μονοπάτι  $inB\_reg/C$  – outputS, με συνολική καθυστέρηση 4.166 ns.

#### Κατανάλωση πόρων

| Resource        | Utilization | Available | Utilization |
|-----------------|-------------|-----------|-------------|
| Slice LUTs      | 3           | 17600     | 0.02        |
| Slice Registers | 3           | 35200     | 0.01        |
| 10              | 7           | 102       | 6.86        |
| Clocking        | 1           | 32        | 3.12        |

#### Προσομοίωση

### Συνδυαστικά Κυκλώματα

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity full adder comb tb is
end full adder comb tb;
architecture Behavioral of full adder comb tb is
    component full adder comb struct is
        port (
         inputA : in STD LOGIC;
         inputB : in STD LOGIC;
         Cin
                 : in STD LOGIC;
                : out STD LOGIC;
         outputS : out STD LOGIC
        );
    end component;
    component full adder comb behav is
        port(
```

```
inputA : in STD LOGIC;
         inputB : in STD LOGIC;
         cin : in STD LOGIC;
         Cout : out STD LOGIC;
         outputS : out STD LOGIC
        );
    end component;
    signal inputA : STD LOGIC;
    signal inputB : STD LOGIC;
    signal Cin : STD LOGIC;
    signal Cout1 : STD LOGIC;
    signal outputS1 : STD LOGIC;
    signal Cout2 : STD LOGIC;
    signal outputS2 : STD LOGIC;
    constant TIME DELAY : time := 5 ns;
begin
    uut1 : full adder comb struct
     port map (
        inputA,
        inputB,
        Cin,
        Cout1,
        outputS1
     );
    uut2 : full adder comb behav
     port map (
        inputA,
        inputB,
        Cin,
        Cout2,
        outputS2
     );
    stimulus : process
    begin
        inputA <= '0';
        inputB <= '0';
        Cin <= '0';
        wait for TIME DELAY;
        inputA <= '1';
        wait for TIME DELAY;
        inputB <= '1';
        wait for TIME DELAY;
        inputA <= '0';
        wait for TIME DELAY;
        Cin <= '1';
        wait for TIME DELAY;
        inputA <= '1';
        wait for TIME DELAY;
        inputB <= '0';
        wait for TIME DELAY;
```

```
inputA <= '0';
  wait for TIME_DELAY;
  Cin <= '0';
  wait;
end process;</pre>
```

| Name         | Value   | 0 ns | 5 ns | 10 ns | 15 ns | 20 ns   | 25 ns | 30 ns | 35 ns | 40 ns |
|--------------|---------|------|------|-------|-------|---------|-------|-------|-------|-------|
| ⅓ inputA     | 0       |      |      |       |       |         |       |       |       |       |
|              | 0       |      |      |       |       |         |       |       |       |       |
| ⅓ Cin        | 0       |      |      |       |       |         |       |       |       |       |
| ⅓ Cout1      | 0       |      |      |       |       |         |       |       |       |       |
| ™ outputS1   | 0       |      |      |       |       |         |       |       |       |       |
| ⅓ Cout2      | 0       |      |      |       |       |         |       |       |       |       |
| ⅓ outputS2   | 0       |      |      |       |       |         |       |       |       |       |
| ™ TIME_DELAY | 5000 ps |      |      |       |       | 5000 ps |       |       |       |       |

#### Ακολουθιακά Κυκλώματα

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity full adder seq tb is
end full adder seq tb;
architecture Behavioral of full adder seq tb is
    component full adder seq struct is
        port(
         clk : STD_LOGIC;
rst : STD_LOGIC;
         inputA : in STD LOGIC;
         inputB : in STD LOGIC;
         Cin : in STD_LOGIC;
Cout : out STD_LOGIC;
         outputS : out STD LOGIC
        );
    end component;
    component full adder seq behav is
        port(
         clk
                : STD LOGIC;
         rst : STD LOGIC;
         inputA : in STD_LOGIC;
         inputB : in STD LOGIC;
         Cin : in STD_LOGIC;
Cout : out STD LOGIC;
         outputS : out STD LOGIC
         );
    end component;
    signal clk : STD LOGIC;
    signal rst : STD_LOGIC;
```

```
signal inputA : STD LOGIC;
    signal inputB : STD LOGIC;
    signal Cin : STD LOGIC;
    signal Cout1 : STD LOGIC;
    signal outputS1 : STD LOGIC;
    signal Cout2 : STD LOGIC;
    signal outputS2 : STD_LOGIC;
    constant CLK PERIOD : time := 10 ns;
begin
    uut1 : full adder seq struct
     port map (
        clk,
        rst,
        inputA,
        inputB,
        Cin,
        Cout1,
        outputS1
     );
    uut2 : full adder seq behav
     port map (
        clk,
        rst,
        inputA,
        inputB,
        Cin,
        Cout2,
        outputS2
     );
    stimulus : process
    begin
        rst <= '0';
        inputA <= '0';
        inputB <= '0';
        Cin <= '0';
        wait for CLK PERIOD*5;
        rst <= '1';
        wait for CLK PERIOD*5;
        rst <= '0';
        wait for CLK PERIOD*5;
        inputA <= '1';
        wait for CLK PERIOD;
        inputB <= '1';
        wait for CLK PERIOD;
        inputA <= '0';
        wait for CLK PERIOD;
        Cin <= '1';
        wait for CLK PERIOD;
        inputA <= '1';
        wait for CLK PERIOD;
        inputB <= '0';
```

```
wait for CLK_PERIOD;
inputA <= '0';
wait for CLK_PERIOD;
Cin <= '0';
wait;
end process;

generate_clock : process
begin
  clk <= '0';
  wait for CLK_PERIOD/2;
  clk <= '1';
  wait for CLK_PERIOD/2;
end process;</pre>
```



Ζήτημα 3: 4-bit Αθροιστής Διάδοσης Κρατουμένου (RCA)

Υλοποιήθηκαν με περιγραφή δομής συνδυαστικός RCA χρησιμοποιώντας τον συνδυαστικό πλήρη αθροιστή του ερωτήματος 2.a και ακολουθιακός RCA χρησιμοποιώντας τον ακολουθιακό πλήρη αθροιστή του ερωτήματος 2.b.

## 4-bit Συνδυαστικός Αθροιστής

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity adder4_comb is
   Port (
    inputA : in STD_LOGIC_VECTOR(3 downto 0);
   inputB : in STD_LOGIC_VECTOR(3 downto 0);
   Cin : in STD_LOGIC;
   outputS : out STD_LOGIC;
   cout : out STD_LOGIC_VECTOR(3 downto 0);
   Cout : out STD_LOGIC
   );
end adder4_comb;
architecture Structural of adder4 comb is
```

```
component full adder comb struct is
    port (
     inputA : in STD LOGIC;
     inputB : in STD LOGIC;
     Cin : in STD_LOGIC;
Cout : out STD_LOGIC;
     outputS : out STD_LOGIC
    );
end component;
    signal Carry : STD LOGIC VECTOR(2 downto 0);
begin
    FAO : full adder comb struct
     port map(
        inputA(0),
        inputB(0),
        Cin,
        Carry(0),
        outputS(0)
    );
    FA1 : full adder comb struct
     port map(
        inputA(1),
        inputB(1),
        Carry(0),
        Carry(1),
        outputS(1)
        );
    FA2 : full adder comb struct
     port map(
        inputA(2),
        inputB(2),
        Carry(1),
        Carry(2),
        outputS(2)
        );
    FA3 : full adder comb_struct
     port map(
        inputA(3),
        inputB(3),
        Carry(2),
        Cout,
        outputS(3)
        );
end Structural;
```



#### Προσομοίωση

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.NUMERIC STD.ALL;
entity adder4 comb tb is
end adder4 comb tb;
architecture Behavioral of adder4 comb tb is
    component adder4 comb is
        port (
         inputA : in STD LOGIC VECTOR(3 DOWNTO 0);
         inputB : in STD LOGIC VECTOR(3 DOWNTO 0);
         Cin
               : in STD LOGIC;
         outputS : out STD LOGIC VECTOR(3 DOWNTO 0);
         Cout
                 : out STD LOGIC
        );
    end component;
    signal inputA : STD LOGIC VECTOR(3 DOWNTO 0);
    signal inputB : STD LOGIC VECTOR(3 DOWNTO 0);
    signal Cin : STD LOGIC;
    signal Cout : STD LOGIC;
    signal outputS : STD LOGIC VECTOR(3 DOWNTO 0);
    constant TIME DELAY : time := 5 ns;
begin
    uut : adder4 comb
     port map (
        inputA,
        inputB,
        Cin,
        outputS,
        Cout
```

```
);
stimulus : process
begin
    Cin <= '0';
    for i in 0 to 15 loop
        inputA <= std logic vector(to unsigned(i, 4));</pre>
        for j in 0 to 15 loop
             inputB <= std logic vector(to unsigned(j, 4));</pre>
            wait for TIME DELAY;
        end loop;
    end loop;
    Cin <= '1';
    for i in 0 to 15 loop
         inputA <= std logic vector(to unsigned(i, 4));</pre>
         for j in 0 to 15 loop
              inputB <= std logic vector(to unsigned(j, 4));</pre>
              wait for TIME DELAY;
         end loop;
     end loop;
     inputA <= (others => '0');
     inputB <= (others => '0');
     Cin <= '0';
     wait;
end process;
```

| Name             | Value   |               | 1440 ns    | 1460 ns          | 1480 ns    | 1500 ns       | 1520 ns      | 1540 ns     | 1560 ns       | 580 ns |
|------------------|---------|---------------|------------|------------------|------------|---------------|--------------|-------------|---------------|--------|
|                  |         | سسلسس         |            |                  |            |               |              |             |               |        |
| • 📲 inputA[3:0]  | 0       |               | 5          |                  | X          |               | 5            |             | 7             |        |
| •=== inputB[3:0] | 0       | 4 × 5 × 6 × 7 | 8 9 10 11  | 12\(13\(14\(15\) | 0 1 2 3    | 4 \ 5 \ 6 \ 7 | 8 (9 (10 (11 | 12\13\14\15 | 0 1 2 3       | 4 \(5  |
| ⅓ Cin            | 0       |               |            |                  |            |               |              |             |               |        |
| ⅓ Cout           | 0       |               |            |                  |            |               |              |             |               |        |
| • NoutputS[3:0]  | 0       | 9 \10 \11 \12 | 13/14/15/0 | 1/2/3/4          | 6 (7 (8 (9 | 10/11/12/13   | 14/15/0/1    | 2/3/4/5     | 7 (8 (9 )10 ( | 11)(.  |
| □ TIME_DELAY     | 5000 ps |               |            |                  |            | 5000 ps       |              |             |               |        |

## Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος είναι το μονοπάτι inputA[0] – outputS[3], με συνολική καθυστέρηση 5.497 ns.

## Κατανάλωση Πόρων

| Resource   | Utilization | Available | Utilization |
|------------|-------------|-----------|-------------|
| Slice LUTs | 4           | 17600     | 0.02        |
| 10         | 14          | 102       | 13.73       |

## 4-bit Ακολουθιακός Αθροιστής

```
Library IEEE;
use IEEE.STD LOGIC_1164.ALL;
```

```
entity adder4 seq is
    Port (
     clk
            : STD LOGIC;
            : STD LOGIC;
     inputA : in \overline{STD} LOGIC VECTOR(3 downto 0);
     inputB : in STD LOGIC VECTOR(3 downto 0);
           : in STD LOGIC;
     Cin
     outputS: out STD LOGIC VECTOR(3 downto 0);
     Cout : out STD LOGIC
     );
end adder4 seq;
architecture Behavioral of adder4 seq is
component full adder seq behav is
    port(
     clk : STD_LOGIC;
rst : STD_LOGIC;
     inputA : in STD LOGIC;
     inputB : in STD LOGIC;
     Cin
           : in STD LOGIC;
     Cout : out STD LOGIC;
     outputS : out STD LOGIC
    );
end component;
    signal inA1 : STD LOGIC VECTOR(2 downto 0);
    signal inB1 : STD LOGIC VECTOR(2 downto 0);
    signal inA2 : STD LOGIC VECTOR(1 downto 0);
    signal inB2 : STD LOGIC VECTOR(1 downto 0);
    signal in A3 : STD LOGIC;
    signal in B3 : STD LOGIC;
    signal Carry : STD LOGIC VECTOR(3 downto 0);
    signal Sout : STD LOGIC VECTOR(3 downto 0);
    signal sum1 : STD LOGIC;
    signal sum2 : STD LOGIC VECTOR(1 downto 0);
    signal sum3 : STD LOGIC VECTOR(2 downto 0);
begin
    FAO: full adder seq behav
 port map (
    clk,
    rst,
    inputA(0),
    inputB(0),
    Cin,
    Carry(0),
    Sout(0)
);
FA1 : full adder seq behav
 port map (
    clk,
```

```
rst,
    inA1(0),
    inB1(0),
    Carry(0),
    Carry(1),
    Sout (1)
    );
FA2 : full adder seq behav
 port map(
    clk,
    rst,
    inA2(0),
    inB2(0),
    Carry(1),
    Carry(2),
    Sout (2)
    );
FA3 : full adder seq behav
 port map (
    clk,
    rst,
    inA3,
    inB3,
    Carry(2),
    Carry(3),
    Sout (3)
    );
    process(clk)
    begin
        if clk'event and clk='1' then
             if rst='1' then
                 inA1 <= (others => '0');
                 inB1 <= (others => '0');
                 inA2 <= (others => '0');
                 inB2 <= (others => '0');
                 inA3 <= '0';
                 inB3 <= '0';
                 outputS <= (others => '0');
                 sum1 <= '0';
                 sum2 <= (others => '0');
                 sum3 <= (others => '0');
             else
                 inA3 \le inA2(1);
                 inA2 \ll (1 \Rightarrow inA1(2), 0 \Rightarrow inA1(1));
                 inA1 \le (2 => inputA(3), 1 => inputA(2), 0 =>
inputA(1));
                 inB3 \le inB2(1);
                 inB2 \le (1 => inB1(2), 0 => inB1(1));
                 inB1 \le (2 => inputB(3), 1 => inputB(2), 0 =>
inputB(1));
                 outputS <= Sout(3) & sum3;
                 sum3 <= Sout(2) & sum2;
```

```
sum2 <= (1 => Sout(1), 0 => sum1);
sum1 <= Sout(0);
Cout <= Carry(3);
end if;
end if;
end process;</pre>
```

#### Διάγραμμα Δομής



## Προσομοίωση

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.NUMERIC STD.ALL;
entity adder4 seq tb is
end adder4 seq tb;
architecture Behavioral of adder4 seq tb is
    component adder4 seq is
       port(
                 : STD LOGIC;
         clk
                : STD LOGIC;
         rst
         inputA : in STD LOGIC VECTOR(3 DOWNTO 0);
         inputB : in STD LOGIC VECTOR(3 DOWNTO 0);
               : in STD LOGIC;
         outputS : out STD LOGIC VECTOR(3 DOWNTO 0);
         Cout
               : out STD LOGIC
        );
    end component;
    signal clk : STD LOGIC;
    signal rst : STD LOGIC;
```

```
signal inputA : STD LOGIC VECTOR(3 DOWNTO 0);
    signal inputB : STD LOGIC VECTOR(3 DOWNTO 0);
    signal Cin : STD LOGIC;
    signal Cout : STD LOGIC;
    signal outputS : STD LOGIC VECTOR(3 DOWNTO 0);
    constant CLK PERIOD : time := 10 ns;
begin
    uut : adder4 seq
     port map(
        clk,
        rst,
        inputA,
        inputB,
        Cin,
        outputS,
        Cout
     );
    stimulus : process
    begin
        rst <= '0';
        inputA <= (others => '0');
        inputB <= (others => '0');
        Cin <= '0';
        wait for CLK PERIOD*5;
        rst <= '1';
        wait for CLK PERIOD*5;
        rst <= '0';
        wait for CLK PERIOD*5;
        for i in 0 to 15 loop
            inputA <= std logic vector(to unsigned(i, 4));</pre>
            for j in 0 to 15 loop
                 inputB <= std logic vector(to unsigned(j, 4));</pre>
                 wait for CLK PERIOD;
            end loop;
        end loop;
        Cin <= '1';
        for i in 0 to 15 loop
             inputA <= std logic vector(to unsigned(i, 4));</pre>
             for j in 0 to 15 loop
                  inputB <= std logic vector(to unsigned(j, 4));</pre>
                  wait for CLK PERIOD;
             end loop;
         end loop;
         inputA <= (others => '0');
         inputB <= (others => '0');
         Cin <= '0';
         wait;
    end process;
```

```
generate_clock : process
begin
  clk <= '0';
  wait for CLK_PERIOD/2;
  clk <= '1';
  wait for CLK_PERIOD/2;
end process;</pre>
```



## Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος (ή ένα εξ αυτών με ίση καθυστέρηση) είναι το μονοπάτι Cout\_reg/C – Cout, με συνολική καθυστέρηση 3.441 ns.

## Κατανάλωση Πόρων

| Resource        | Utilization | Available | Utilization |
|-----------------|-------------|-----------|-------------|
| Slice LUTs      | 9           | 17600     | 0.05        |
| Slice Registers | 32          | 35200     | 0.09        |
| 10              | 16          | 102       | 15.69       |
| Clocking        | 1           | 32        | 3.12        |

## Ζήτημα 4

Με είσοδο δύο BCD ψηφία και κρατούμενο εισόδου αναμένουμε στην έξοδο το σωστό BCD ψηφίο και το δέον κρατούμενο εξόδου (που προκύπτουν από την άθροιση των δύο ψηφίων εισόδου και του κρατουμένου εισόδου). Ο έλεγχος της σωστής αναπαράστασης επιτυγχάνεται μέσω του module BCD\_check το οποίο δέχεται ως είσοδο το αποτέλεσμα του αθροίσματος και το κρατούμενο εξόδου και ελέγχει εάν το άρθοισμα είναι μεγαλύτερο του εννέα ή το κρατούμενο εξόδου είναι set οπότε προσθέτει το έξι στο άθροισμα.

## (κώδικας BCD check + βοηθητικών modules)

```
(or2)
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity or2 is
 port(
   a : in STD_LOGIC;
   b : in STD LOGIC;
   c : out STD LOGIC
  );
end or2;
architecture structural of or2 is
   c <= a or b;
end structural;
(and2)
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity and2 is
  port(
   a : in STD LOGIC;
   b : in STD LOGIC;
    c : out STD LOGIC
  );
end and2;
architecture structural of and2 is
 begin
   c \le a and b;
end structural;
(BCD check)
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity BCD_check is
```

port(

```
ovf : in STD LOGIC;
    sum : in STD LOGIC VECTOR(3 downto 0);
    halfbyte to add : out STD LOGIC VECTOR(3 downto 0)
  );
end BCD_check;
architecture structural of BCD check is
  component or2 is
    port (
     a : in STD LOGIC;
     b : in STD_LOGIC;
      c : out STD LOGIC
    );
  end component;
  component and2 is
    port (
     a : in STD LOGIC;
      b : in STD LOGIC;
     c : out STD LOGIC
    );
  end component;
  signal a1 : STD LOGIC;
  signal a2 : STD LOGIC;
  signal a3 : STD_LOGIC;
    begin
     u1 : or2
     port map (
       a \Rightarrow sum(2),
       b \Rightarrow sum(1),
       c \Rightarrow a1
     );
     u2 : and2
     port map (
       a \Rightarrow sum(3),
       b \Rightarrow a1,
       c \Rightarrow a2
     );
     u3 : or2
     port map (
       a \Rightarrow ovf,
       b \Rightarrow a2
       c \Rightarrow a3
     );
     with a3 select halfbyte to add <=
        "0000" when '0',
        "0110" when '1';
end structural;
```

## (κώδικας πλήρους αθροιστή BCD)

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity BCD FA is
 port(
   num1 : in STD LOGIC VECTOR(3 downto 0);
    num2 : in STD LOGIC VECTOR(3 downto 0);
   old_carry : in STD LOGIC;
   bcd sum : out STD LOGIC VECTOR(3 downto 0);
   new carry : out STD LOGIC
  );
end BCD FA;
architecture structural of BCD FA is
  component or2 is
   port(
     a : in STD LOGIC;
     b : in STD LOGIC;
     c : out STD LOGIC
    );
   end component;
  component adder4 comb is
    port (
      inputA : in STD LOGIC VECTOR(3 downto 0);
      inputB : in STD LOGIC VECTOR(3 downto 0);
      Cin : in STD LOGIC;
      outputS : out STD LOGIC VECTOR(3 downto 0);
      Cout : out STD LOGIC
    );
  end component;
  component BCD check is
   port(
      ovf : in STD LOGIC;
      sum : in STD_LOGIC_VECTOR(3 downto 0);
      halfbyte to add : out STD LOGIC VECTOR(3 downto 0)
    );
   end component;
  signal temp bcd sum : STD LOGIC VECTOR(3 downto 0);
  signal temp new carry1 : STD LOGIC;
  signal temp_new_carry2 : STD_LOGIC;
  signal zero six : STD LOGIC VECTOR(3 downto 0);
  begin
   u1 : adder4 comb
    port map (
      inputA => num1,
      inputB => num2,
      Cin => old carry,
      outputS => temp bcd sum,
      Cout => temp new carry1
```

```
);
    u2 : BCD_check
    port map (
      ovf => temp_new_carry1,
      sum => temp bcd sum,
      halfbyte_to_add => zero_six
    );
    u3 : adder4_comb
    port map (
      inputA => temp_bcd_sum,
      inputB => zero six,
      Cin => '0',
      outputS => bcd sum,
      Cout => temp new carry2
    );
    u4 : or2
    port map (
      a => temp_new_carry1,
      b => temp_new_carry2,
      c => new_carry
    );
end structural;
```

## (RTL Schematic BCD\_check/BCD\_FA)





## (testbench για τον πλήρη BCD αθροιστή) (κώδικας testbench)

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity BCD FA tb is
end BCD_FA_tb;
architecture testbench of BCD FA tb is
  component BCD FA is
    port (
    num1 : in STD_LOGIC_VECTOR(3 downto 0);
   num2 : in STD LOGIC VECTOR(3 downto 0);
   old carry : in STD LOGIC;
   bcd sum : out STD LOGIC VECTOR(3 downto 0);
    new carry : out STD LOGIC
    );
  end component;
  signal num1 : STD_LOGIC_VECTOR(3 downto 0);
  signal num2 : STD_LOGIC_VECTOR(3 downto 0);
  signal old carry : STD LOGIC;
  signal bcd sum : STD LOGIC VECTOR(3 downto 0);
  signal new_carry : STD_LOGIC;
  constant wait_period : time := 10 ns ;
  begin
    uut : BCD FA
    port map (
      num1 => num1,
      num2 => num2,
      old carry => old carry,
      bcd sum => bcd sum,
      new carry => new carry
    );
```

```
stimulus : process
begin
  num1 <= "0101";
  num2 <= "0100";
  old_carry <= '0';
  wait for 2*wait_period;

num2 <= "1011";
  wait for 2*wait_period;

num1 <= "1001";
  num2 <= "1001";
  wait for 2*wait_period;
end process;</pre>
```

#### end testbench;



## (Timing Summary)



(Utilization)



## Ζήτημα 5

Βάσει του πλήρους αθροιστή του Ζητήματος 4 υλοποιείται ο παράλληλος BCD αθροιστής 4 BCD ψηφίων. Ο BCD4\_PA δέχεται ως είσοδος δύο 4-ψήφιους BCD αριθμούς και κρατούμενο εισόδου και υπολογίζει το αποτέλεσμα του αθροίσματος των δύο αυτών αριθμών καθώς και το κρατούμενο εξόδου.

## (κώδικας παράλληλου BCD αθροιστή 4 ψηφίων)

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity BCD4 PA is
    num a : in STD LOGIC VECTOR(15 downto 0);
   num b : in STD LOGIC VECTOR(15 downto 0);
   bcd_res_sum : out STD_LOGIC_VECTOR(15 downto 0);
    carry : out STD LOGIC
  );
end BCD4 PA;
architecture structural of BCD4 PA is
  component BCD FA is
    port (
      num1 : in STD_LOGIC_VECTOR(3 downto 0);
      num2 : in STD LOGIC VECTOR(3 downto 0);
      old carry : in STD LOGIC;
      bcd sum : out STD LOGIC VECTOR(3 downto 0);
      new carry : out STD LOGIC
    );
  end component;
  signal temp1 : STD LOGIC;
  signal temp2 : STD_LOGIC;
```

```
signal temp3 : STD LOGIC;
  signal temp4 : STD LOGIC;
  begin
   temp1 <= '0';
   u1 : BCD FA
   port map (
      num1 => num a(3 downto 0),
      num2 => num_b(3 downto 0),
     old carry => temp1,
     bcd_sum => bcd_res_sum(3 downto 0),
     new carry => temp2
   u2 : BCD FA
    port map (
      num1 => num a(7 downto 4),
      num2 => num b (7 downto 4),
     old carry => temp2,
     bcd sum => bcd res sum(7 downto 4),
     new carry => temp3
    );
    u3 : BCD FA
    port map (
      num1 => num_a(11 downto 8),
      num2 => num b(11 downto 8),
     old carry => temp3,
     bcd sum => bcd res sum(11 downto 8),
     new carry => temp4
    );
    u4 : BCD FA
    port map (
      num1 => num a (15 downto 12),
      num2 => num_b(15 downto 12),
     old carry => temp4,
     bcd sum => bcd_res_sum(15 downto 12),
     new_carry => carry
    );
end structural;
```

## (RTL Schematic)



#### (testbench για τον παράλληλο BCD αθροιστή 4 ψηφίων)

(κώδικας testbench)

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity BCD4 PA tb is
end BCD4 PA tb;
architecture testbench of BCD4 PA tb is
 component BCD4 PA is
   port (
   num a : in STD LOGIC VECTOR(15 downto 0);
   num b : in STD LOGIC VECTOR(15 downto 0);
   bcd res sum : out STD_LOGIC_VECTOR(15 downto 0);
    carry : out STD_LOGIC
    );
 end component;
 signal num a : STD LOGIC VECTOR(15 downto 0);
 signal num b : STD LOGIC VECTOR(15 downto 0);
 signal bcd res sum : STD LOGIC VECTOR(15 downto 0);
 signal carry : STD_LOGIC;
 constant wait period : time := 10ns;
 begin
   uut : BCD4 PA
    port map (
     num_a => num_a,
```

```
num b => num b,
 bcd res sum => bcd res sum,
  carry => carry
);
stimulus : process
 begin
    num a <= "0001001000110100"; -- 1234
    num b <= "1000011101100101"; -- 8765
    wait for 2*wait period;
    num a <= "0110010110010010"; -- 6592
    num b <= "0010100001100000"; -- 2860
    wait for 2*wait period;
    num a <= "0011010110000111"; -- 3587
    num b <= "0110010001010001"; -- 6451
    wait for 2*wait period;
end process;
```

#### end testbench;



## (Timing Summary)



#### (Utilization)



## Ζήτημα 6: Συστολικός Πολλαπλασιαστής

Ακολουθεί η υλοποίηση του συστολικού πολλαπλασιαστή, η οποία όμως δε λειτουργεί ορθά. Επιπλέον ο πλήρης αθροιστής που χρησιμοποιείται είναι μια παραλλαγή του full\_adder\_seq\_behav του ερωτήματος 2.a στον οποίο ο καταχωρητής είναι στην έξοδο και όχι την αρχή του κυκλώματος και παρατίθεται ο κώδικάς του μαζί με του πολλαπλασιαστή.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity full adder seq behav is
   Port (clk : in STD_LOGIC;
                 : in STD LOGIC;
          rst
          inputA : in STD LOGIC;
          inputB : in STD LOGIC;
          Cin
                  : in STD LOGIC;
                  : out STD LOGIC;
          outputS : out STD LOGIC);
end full adder seq behav;
architecture FA behavioral of full adder seq behav is
    signal sum : STD LOGIC VECTOR(1 downto 0);
```

```
begin
    process(clk)
    begin
        if clk'event and clk='1' then
            if rst ='1' then
                 sum <= (others => '0');
            else
                 sum <= ('0' & inputA) + ('0'& inputB) + ('0' &</pre>
Cin);
            end if;
        end if;
    end process;
    outputS <= sum(0);</pre>
    Cout \leq sum(1);
end FA behavioral;
entity mul cell is
  port
   (
      ai : in std logic;
      bi : in std logic;
      si : in std logic;
      ci : in std logic;
      clk : in std logic;
      rst : in std logic;
      ao : out std_logic;
      bo : out std logic;
      so : out std logic;
      co : out std logic
   );
end mul cell;
architecture structural of mul cell is
component full adder seq behav is
    Port (clk : in STD LOGIC;
          rst
                 : in STD LOGIC;
          inputA : in STD_LOGIC;
          inputB : in STD LOGIC;
          Cin : in STD_LOGIC;
Cout : out STD_LOGIC;
          outputS : out STD LOGIC);
end component;
signal ab : std logic;
```

signal s :

std logic;

```
signal s1 : std_logic;
signal a : std_logic;
signal b : std_logic;
signal c : std_logic;
signal b1 : std_logic;
signal a1 : std_logic;
signal a2 :
                    std logic;
begin
    FA : full adder seq behav
    PORT MAP (clk =>clk,
                rst =>rst,
                inputA => s,
              inputB =>ab,
              Cin => c,
              Cout \Rightarrow co,
              outputS =>so);
    process(clk)
     begin
          if clk'event and clk='1' then
           if rst ='1' then
               ab <= '0';
               s <= '0';
               a <= '0';
               a1 <= '0';
               a2 <= '0';
               b <= '0';
               b1 <= '0';
               c <= '0';
           else
                ab <= ai and bi;
                s <= si;
               a <= ai;
               a1 <= a;
               a2 <= a1;
               b <= bi;
               b1 \ll b;
               c <= ci;
           end if;
       end if;
    end process;
    ao \leq a2;
    bo <= b1;
end structural;
```

```
entity multiplier is
  port
   (
        clk,rst : in std logic;
            a : in std logic vector(3 downto 0);
           b : in std logic vector(3 downto 0);
           p : out std logic vector(7 downto 0)
   );
end multiplier;
architecture structural of multiplier is
subtype a word is std logic vector(3 downto 0);
type a word array is array(natural range <>) of a word;
signal ai, ao, bi, bo, si, so, ci, co : a word array (3 downto 0);
signal cout edge : std logic vector(2 downto 0);
signal cout edge1 : std logic vector(2 downto 0);
signal cout edge2 : std logic vector(2 downto 0);
signal a1 : std logic vector(1 downto 0;
signal a2 : std logic vector(2 downto 0);
signal a3 : std logic vector(3 downto 0);
signal b1 : std logic vector(1 downto 0);
signal b2 : std logic vector(4 downto 0);
signal b3 : std logic vector(6 downto 0);
signal p0 : std logic vector(10 downto 0);
signal p1 : std logic_vector(7 downto 0);
signal p2 : std logic vector(5 downto 0);
signal p3 : std logic vector(3 downto 0);
signal p4 : std logic vector(2 downto 0);
signal p5 : std logic vector(1 downto 0);
component mul cell is
  port
         ai : in std logic;
        bi : in std logic;
         si : in std logic;
         ci : in std logic;
         clk : in std logic;
        rst : in std logic;
        ao : out std logic;
        bo : out std logic;
        so : out std logic;
         co : out std logic
      );
end component;
```

```
begin
   -- cell generation
   gcb: for i in 0 to 3 generate
      gca: for j in 0 to 3 generate
         gc: mul cell port map
               ai => ai(i)(j),
               bi \Rightarrow bi(i)(j),
               si => si(i)(j),
               ci \Rightarrow ci(i)(j),
               clk => clk,
               rst => rst,
               ao => ao(i)(j),
               bo \Rightarrow bo(i)(j),
               so \Rightarrow so(i)(j),
               co => co(i)(j)
            );
      end generate;
   end generate;
-- intermediate wires generation
gasw: for i in 1 to 3 generate
         ai(i) \le ao(i-1);
         si(i) \le cout edge(i-1) \& so(i-1)(3 downto 1); --correct
for couts in edges
      end generate;
gbciw: for i in 0 to 3 generate
   gbcjw: for j in 1 to 3 generate
            bi(i)(j) \le bo(i)(j-1);
            ci(i)(j) \le co(i)(j-1);
         end generate;
      end generate;
-- input connections (input zeros )
gsi: si(0) \le (others => '0');
gci: for i in 0 to 3 generate
            ci(i)(0) <= '0';
         end generate;
process(clk)
   begin
      if clk'event and clk='1' then
         if rst='1' then
             cout edge <= (others => '0');
             cout edge1 <= (others => '0');
             cout edge2 <= (others => '0');
            a1 <= (others => '0');
            a2 <= (others => '0');
            a3 <= (others => '0');
            b1 <= (others => '0');
```

```
b2 <= (others => '0');
            b3 <= (others => '0');
            p0 <= (others => '0');
            p1 <= (others => '0');
            p2 <= (others => '0');
            p3 <= (others => '0');
            p4 <= (others => '0');
            p5 <= (others => '0');
         else
              cout edge2 \langle = (2 = \cos(2)(3), 1 = \cos(1)(3), 0 = \cos(2)(3) \rangle
co(0)(3);
              cout edge1 <= cout edge2;</pre>
             cout edge <= cout edge1;</pre>
             -- additional flipflops at b inputs
            b1(0) \le b(1);
            b1(1) \le b1(0);
            b1(2) \le b1(1);
            b2(0) \le b(2);
            b2(1) \le b2(0);
            b2(2) \le b2(1);
            b2(3) \le b2(2);
            b2(4) \le b2(3);
            b3(0) \le b(3);
            b3(1) \le b3(0);
            b3(2) \le b3(1);
            b3(3) \le b3(2);
            b3(4) \le b3(3);
            b3(5) \le b3(4);
            b3(6) \le b3(5);
             -- additional flipflops at a inputs
               a1 \le a(1);
               --a1(1) \le a1(0);
               a2(0) \le a(2);
               a2(1) \le a2(0);
               a2(2) \le a2(1);
               a3(0) \le a(3);
               a3(1) \le a3(0);
               a3(2) \le a3(1);
               a3(3) \le a3(2);
             -- additional flip flops at outputs
            p0(0) \le so(0)(0);
            p0(1) \le p0(0);
            p0(2) \le p0(1);
            p0(3) \le p0(2);
```

```
p0(4) \le p0(3);
         p0(5) \le p0(4);
         p0(6) \le p0(5);
         p0(7) \le p0(6);
         p0(8) \le p0(7);
         p0(9) \le p0(8);
         p0(10) \le p0(9);
         p1(0) \le so(1)(0);
         p1(1) \le p1(0);
         p1(2) \le p1(1);
         p1(3) \le p1(2);
         p1(4) \le p1(3);
         p1(5) \le p1(4);
         p1(6) \le p1(5);
         p1(7) \le p1(6);
         p2(0) \le so(2)(0);
         p2(1) \le p2(0);
         p2(2) \le p2(1);
         p2(3) \le p2(2);
         p2(4) \le p2(3);
         p2(5) \le p2(4);
         p3(0) \le so(3)(0);
         p3(1) <= p3(0);
         p3(2) \le p3(1);
         p3(3) \le p3(2);
         p4(0) \le so(3)(1);
         p4(1) \le p4(0);
         p4(2) \le p4(1);
         p5(0) \le so(3)(2);
         p5(1) \le p5(0);
      end if;
   end if;
end process;
     ai(0)(0) \le a(0);
     ai(0)(1) \le a1(1);
      ai(0)(2) \le a2(2);
      ai(0)(3) \le a3(3);
      bi(0)(0) \le b(0);
      bi(1)(0) \le b1(1);
      bi(2)(0) \le b2(4);
      bi(3)(0) \le b3(6);
```

```
p \le co(3)(3) \& so(3)(3) \& p5(1) \& p4(2) \& p3(3) \& p2(5) \& p1(7) \& p0(10); end structural;
```



#### Προσομοίωση

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity multiplier tb is
end entity;
architecture bench of multiplier tb is
    component multiplier is
        port ( clk,rst: in STD LOGIC;
            a, b : in STD LOGIC VECTOR(3 downto 0);
            p : out STD LOGIC VECTOR(7 downto 0)
            );
    end component;
    signal
                              STD LOGIC VECTOR (3 downto 0):=
(others => '0');
    signal
                        b : STD LOGIC VECTOR (3 downto 0) :=
(others => '0');
                        p : STD LOGIC VECTOR (7 downto 0) ;
    signal
                        clk : STD LOGIC;
    signal
    signal
                        rst : STD LOGIC;
    constant clock period : time := 10ns;
begin
    uut : multiplier
        port map (
                    a \Rightarrow a
                    b \Rightarrow b,
                    p \Rightarrow p
                    clk => clk
                    rst => rst
                     );
```

stimulus : process

```
begin
rst <= '1';
a <= "0000";
b <= "0000";
wait for clock period*10 ;
rst <= '0';
a <= "1111";
b <= "1111";
wait;
end process;
gen clock : process
  begin
        clk <= '1';
        wait for clock period/2;
        clk <= '0';
        wait for clock period/2;
   end process;
```

end architecture;

## Κρίσιμο Μονοπάτι

Το κρίσιμο μονοπάτι του κυκλώματος (ή ένα εξ αυτών με ίση καθυστέρηση) είναι το μονοπάτι p1 reg[7]/C - p[1], με συνολική καθυστέρηση 4.112 ns.

#### Κατανάλωσης Πόρων

| Resource        | Utilization | Available | Utilization % |
|-----------------|-------------|-----------|---------------|
| Slice LUTs      | 45          | 17600     | 0.26          |
| Slice Registers | 204         | 35200     | 0.58          |
| IO              | 18          | 102       | 17.65         |
| Clocking        | 1           | 32        | 3.12          |

## Ερωτήματα Θεωρίας

Ι. Ποια είναι η διαφορά ενός ακολουθιακού κυκλώματος που έχει σύγχρονα σήματα ελέγχου σε σχέση με το ίδιο ακολουθιακό κύκλωμα που έχει ασύγχρονα σήματα ελέγχου (π.χ reset, enable, load, etc.); Πώς διαφοροποιείται η λειτουργία τους;

Τα ασύγχρονα σήματα ελέγχου επιδρούν στο κύκλωμα οποιαδήποτε στιγμή ενώ τα σύγχρονα μόνο κατά τον χτύπο του ρολογιού (θετική ή αρνητική ακμή του, ανάλογα με τι λογική ακολουθεί το κύκλωμα). Έτσι, ένα κύκλωμα με ασύγχρονα σήματα θα επιτελέσει τις αντίστοιχες λειτουργίες άμεσα ενώ κύκλωμα με σύγχρονα σήματα πρέπει να περιμένει μέχρι το χτύπο του ρολογιού και αν το σήμα αλλάξει μέχρι τότε μπορεί να μην επιδράσει καθόλου.

ΙΙ. Για ποιο λόγο πραγματοποιείται η σύνθεση του κυκλώματος αφού ο σχεδιαστής έχει υλοποιήσει το κύκλωμα του με VHDL και έχει ελέγξει τη ορθή λειτουργία του με χρήση testbench;Τι παίρνει ως είσοδο το στάδιο της σύνθεσης και τι παράγει ως έξοδο;

Η λειτουργικότητα κάθε module ελέγχεται με την χρήση των testbenches. Για να μπορέσουμε όμως να δούμε όλες τις διασυνδέσεις μεταξύ των διαφόρων modules χρειάζεται να πραγματοποιηθεί η σύνθεση του κυκλώματος. Έπειτα διακρίνονται και τα μονοπάτια π.χ. που οδηγούν την είσοδο x στην έξοδο y και κατά συνέπεια έχουμε γνώση και του μονοπατιού με την μεγαλύτερη συνολική καθυστέρηση.

Το στάδιο της σύνθεσης παίρνει ως είσοδο τον κώδικα VHDL και παράγει το netlist.

III. Να επισημάνετε και να δικαιολογήσετε τις διαφορές που υπάρχουν μεταξύ ενός testbench για συνδυαστικό κύκλωμα και ενός testbench για ακολουθιακό κύκλωμα.

Η βασική διαφορά έγκειται στην αναγκαιότητα ύπαρξης ρολογιού στα testbench ακολουθιακών κυκλωμάτων και το οποίο πρέπει να προσομοιώσουμε, ενώ δεν υπάρχει στα συνδυαστικά. Επιπροσθέτως, τα ακολουθιακά κυκλώματα απαιτούν reset.

IV. Να σχολιάσετε και να αιτιολογήστε τις διαφορές που παρατηρείτε στο κρίσιμο μονοπάτι και στην κατανάλωση πόρων του FPGA για τα κυκλώματα που υλοποιήθηκαν στο ζητούμενο 3.

Παρατηρούμε ότι το συνδυαστικό κύκλωμα έχει μεγαλύτερο κρίσιμο μονοπάτι και χρησιμοποιεί λιγότερους πόρους από το αντίστοιχο ακολουθιακό. Αυτό συμβαίνει διότι το ακολουθιακό έχει τους επιπλέον καταχωρητές, δηλαδή παραπάνω πόρους, οι οποίοι καθιστούν το κρίσιμο μονοπάτι μεταξύ δύο διαδοχικά flip-flop ή μεταξύ εισόδου/εξόδου και του αμέσως επόμενου/προηγούμενου flip-flop, το οποίο είναι μικρότερο από ένα μονοπάτι από είσοδο σε έξοδο όπως είναι στο συνδυαστικό κύκλωμα.